您好,欢迎来到五一七教育网。
搜索
您的当前位置:首页数电试卷

数电试卷

来源:五一七教育网
数字电子技术试卷九

一、填空题 : (每空1分,共10分)

1.八进制数 (34.2 ) 8 的等值二进制数为( ) 2 ;十进制数 98 的 8421BCD 码为( ) 8421BCD 。

2 . TTL 与非门的多余输入端悬空时,相当于输入 电平。 3 .下图所示电路中的最简逻辑表达式为 。

4. 一个 JK 触发器有 个稳态,它可存储 位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。 6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 表 1 A 0 0 1 1

B 0 1 0 1

F 1 F 2 F 3 1 1 0 0 1 1 0 1 1 1 0 1

F 1 ;F 2 ;F 3 。

二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 ) 1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为:( )

A、m 1与m 3 B、m 4与m6 C、m 5 与m 13 D、m 2 与m 8

2、 L=AB+C 的对偶式为:( )

A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的输出端与输入端的逻辑关系是 ( ) A、 与非 B、或非 C、 与或非 D、异或

4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:

A . 00100000 B. 11011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是( )。 A、编码器 B、寄存器 C、触发器 D、计数器

6.存储容量为8K×8位的ROM存储器,其地址线为( )条。 A、8 B、12 C、13 D、14

7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为( )V。

A、1.28 B、1.54 C、1.45 D、1.56

8、T触发器中,当T=1时,触发器实现( )功能。 A、置1 B、置0 C、计数 D、保持

9、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 A、JK触发器 B、3/8线译码器 C、移位寄存器 D、十进制计数器

10、只能按地址读出信息,而不能写入信息的存储器为( )。 A、 RAM B、ROM C、 PROM D、EPROM

三、将下列函数化简为最简与或表达式(本题 10分) 1.

(代数法)

为( )。

2、 F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法) 四、分析如下图所示电路,写出其真值表和最简表达式。(10分)

五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) (10分)

图1

六、分析如图1所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路? (10分) 七、试说明如图 2所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。 (10分)

图2

八、如图3所示的十进制集成计数器;

的为低电平有效的异步复位端,试将

计数器用复位法接成八进制计数器,画出电路的全状态转换图。( 10分)

图3

数字电子技术基础试题(二)参

一、填空题 :

• 11100.01 , 10011000 • 高 • AB • 两 , 一

• 多谐振荡器

• 同或 , 与非门 , 或门 二、选择题:

1. D 2. B 3. D 4. B 5. A 6. C 7. C 8. C 9. C 10. B 三、 1.

2.

四、 1.

2. , , ,

五、

六、同步六进制计数器,状态转换图见图4。

图 4

七、 , , ,波形如图5 所示

图 5

八、 八进制计数器电路如图6所示。

中南大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第二套)

一、填空题:(每空1分,共16分)

1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。

2.将2004个“1”异或起来得到的结果是( )。 3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。

4.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。 5.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线( )条,数据线( )条。

6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于( )kHz;完成一次转换所用的时间应小于( )。

7.GAL器件的全称是( ),与PAL相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使用更为方便灵活。

二、根据要求作题:(共16分)

1. 试画出用反相器和集电极开路与非门实现逻辑函数 YABBC。

2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。

三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分)

四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。 (10分)

五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现: (20分) (1)用最少与非门实现,画出逻辑电路图;

(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。

六、电路如图6所示,其中RA=RB=10kΩ,C=0.1μf,试问:

1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;

3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态? (共15分)

七、集成4位二进制加法计数器74161的连接图如图7所示,LD是预置控制

端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出

端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。试分析电路的功能。要求:

(1)列出状态转换表; (15分)

(2)检验自启动能力;

(3)说明计数模值。

中南大学信息学院《数字电子计数基础》

试题(第二套)参

一、填空(每空1分,共16分)

1. 真值表、逻辑图、逻辑表达式、卡诺图; 2.0;

3.TTL 、 CMOS ; 4.两、0 ; 5.10 、4 ;

6.20 、50μS;

7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;

二、根据要求作题:(共16分)

1. YABBCABBC

2. F1AB; 三、

F2C;F3CACB

四、(1)表达式

Z1m1m2m4m7 Z2m1m2m3m7

(2)真值表

(3)逻辑功能为:全减器

五、首先,根据电路逻辑描述画出卡诺图:

(1)最简“与-或式”为:YABCDADBCDBCDBCD;

“与非-与非式”为:YABCDADBCDBCDBCD (与非门实现图略) (2)

六、

(1) 多谐振荡器;

f0(2) 驱动方程:

1481Hz(RA2RB)Cln2

J2Q1;K2Q1J3Q2;K3Q2

J1Q2;K1Q3状态方程:

状态转换图:

Q3n1Q2Q3Q2Q3n1Q2Q1Q2Q1Q2n1Q1Q2Q1Q1Q3

(3)初态为000,五个周期后将保持在100状态。

七、

(1)状态转换图如下: (2)可以自启动; (3)模=8;

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- 517ttc.cn 版权所有 赣ICP备2024042791号-8

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务