HyperLynx仿真软件在一块主板设计中的应用
中国航天科工集团第七零六研究所 蒋志翔、秦爱军
[前言]
信号完整性问题是高速PCB设计者必需面对的问题。阻抗匹配、合理端接、正确拓扑结构解决信号完整性问题的关键。
传输线上信号的传输速度是有限的,信号线的布线长度产生的信号传输延时会对信号的时序关系产生影响,所以PCB上的高速信号的长度以及延时要仔细计算和分析。
运用信号完整性分析工具进行布线前后的仿真对于保证信号完整性和缩短设计周期是非常必要的。在PCB板子已焊接加工完毕后才发现信号质量问题和时序问题,是经费和产品研制时间的浪费。
1.1 板上高速信号分析
我们设计的是基于PowerPC的主板,主要由处理器MPC755、北桥MPC107、北桥PowerSpanII、VME桥CA91C142B等一些电路组成,上面的高速信号如图2-1所示。
1
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
CPU MPC755 桥 MPC107桥 PowerSpan L2 Cache SDRAMPMC 槽1 VME桥 CA91C142SCSI 53C860 ISA桥 W83C55以太网 10BaseTPMC 槽2 图2- 1 板上高速信号相关内容图示 板上高速信号主要包括:时钟信号、60X总线信号、L2 Cache接口信号、Memory接口信号、PCI总线0信号、PCI总线1信号、VME总线信号。这些信号的布线需要特别注意。
由于高速信号较多,布线前后对信号进行了仿真分析,仿真工具采用Mentor公司的Hyperlynx7.1仿真软件,它可以进行布线前仿真和布线后仿真。
1.2 印制板信号完整性整体设计 1.2.1 层叠结构
在传输线(PCB走线)中的磁力线是沿逆时针方向的,如果把RF返回路径与对应的源路径平行并且与其靠近,在返回路径中的磁力线(延逆时针方向的场),相对于源路径中的磁力线(顺时针方向的场),将是相反的方向。这样顺时针场和逆时针场可以抵消。如果源和返回路径之间的磁力线被消除或减
2
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
小,那么除了在走线附近极小的面积,辐射或传导的RF电流就不存在了。多层印制板可以实现通量最小化,这是采用多层电路板的原因之一。信号层靠近参考层,信号返回路径直接位于信号线的下方,回路面积最小,通量抵消最明显。
为了实现通量最小化,必须实现PCB板上信号层和参考层交错排列,这样,每个信号层都有相邻的参考层。考虑到本板上的芯片数多,特别密集,而且电气网络也特别多,所以采用多少层的PCB要仔细安排,多了或少了都不好:
如果层数太少,布线将变得很困难,甚至可能完不成布线。当然在布线过程中如果感觉布线空间不够,可以再增加层数,但加层后要对已完成的布线做许多调整,重新安排一些走线规则,这将增加许多工作量。
如果层数太多,加工成本增加,板子厚度可能失控。目前4层板的板费为0.5元/平方厘米左右,而六层板的板费为1.5元/平方厘米左右。印制板层数每增加两层,板费要增加好几倍。按VME总线标准,印制板厚度应为1.6±0.2mm,即63±8mil,目前国内的印制板设备,采用的板芯一般最薄的为5mil厚,铜层厚度有0.5盎司、1.0盎司、1.5盎司等规格,如果层数太多,印制板厚度无法满足要求。
1.2.2 阻抗考虑
PCI2.2规范要求PCB上的信号线在未焊接器件之前的特征阻抗为60Ω-100Ω,VME规范要求PCB上的信号线在未焊接器件之前的特征阻抗为50Ω-60Ω。按目前的集成电路生产工艺,50Ω-100Ω的阻抗是比较合适的,不同的信号有一些差别。现在比较好的PCB加工设备,能加工线宽4mil、间距4mil的印制线。根据阻抗要求和目前PCB加工设备现状,信号线基本采用5mil线宽和5mil间距,对有些信号线的阻抗,如果层间距和印制板基材介电常数调整无法满足要求,可以采用4mil的信号线布线。
1.2.3 传输速度
PCI2.2规范要求PCB上的信号线在无负载时的传输速度为150ps/inch-190ps/inch。PCB上的信号线在无负载情况下的传输速度只与介质材料的介电
3
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
常数相关,所以选取介质材料的介电常数时除了考虑它对印制线特征阻抗的影响外,还应考虑它对印制线传输速度的影响。
1.2.4 整板层叠及阻抗设计
综合以上三点,最后采用12层印制板,其中8个信号层(包括元件层),两个地层,一个3.3V电源层,一个混合电源层(包括5V、2V、两个2.5V)。
用HyperLynx软件优化出来的PCB层叠结构如图2-2所示,总厚度为65.7mil,即1.67mm,满足VME规范要求。
图2- 2 PCB层叠结构图示
1.3 时钟信号阻抗匹配
时钟信号是各设备工作的基础,所以时钟信号的质量尤为重要,在PCB设计时要慎重对待。
4
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
板上时钟信号很多,主要高速时钟信号如图2-3所示。 33.33MHz晶振 MPC950 时钟芯片 3路33.33MH或66.66MH CLK输出,可控; 给PCI1总线上的PCI设备:PMC1、33.33M6路33.33MH CLK输出,一路反馈给数字锁相环,其它的给PCI0总线上的PCI设备:UII、53C860、21143、W83C553F、PowerSpan4路100MH CLK输出,给Memory 2路100MH CLK输出,分别给MPC755和PowerSpan提供60X总线时1路同步输出反馈100MH 北桥 MPC107 数字锁相环 图2- 3 板上高速时钟电路
时钟芯片的输出信号阻抗一般都比较小。芯片MPC950的输出阻抗为7ohm,芯片AV9155的输出阻抗为10ohm。本板上的时钟信号都是点对点连接,所以采用串行端接进行阻抗匹配电路设计。
具体串连电阻的大小由HyperLynx仿真后决定。
1.4 L2 Cache总线和60x总线信号完整性分析
本板的L2 Cache总线工作频率200Mhz,60x总线工作频率100MHz,是板上工作频率最高的部分。依据MPC755、MPC107、PowerSpan的芯片手册,阻抗在50 ohm~70 ohm之内比较合适,按前面层叠结构的设计,5mil的信号线宽是可以保证阻抗要求的。
因为板上这两个总线的负载最多为2个负载,且这几个芯片之间的距离很近,相关的PCB走线很短,所以信号时序关系一般能够满足要求(尽管其工作频率很高)。下面给出L2 Cache总线上典型时钟线、地址线以及数据线的PCB走线图以及在HyperLynx仿真软件的BoardSim工具下的仿真波形。MPC755、
5
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
MPC107、PowerSpan和GVT71128芯片的IBIS模型均来自于芯片厂商(Motorola、TUNDRA和GALVENTECH)。
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.0004.000Voltage -V-3.0002.0001.0000.000-1.000-2.000-3.0000.0002.0004.000Time (ns)Date: Wednesday Feb. 16, 2005 Time: 10:15:18Net name: 7\\L2CLK-OUTAShow Latest Waveform = YES, Show Previous Waveform = YES6.0008.00010.000Probe 1:U20.N15Probe 5:U22.
注:U20.N15(MPC755)为驱动端,U22.(GVT71128)为接收端。
图2- 4 L2 Cache时钟线“CLK-OUTA”的PCB走线及仿真波形
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.0004.000Voltage -V-3.0002.0001.0000.000-1.000-2.000-3.0000.0002.0004.000Time (ns)Date: Wednesday Feb. 16, 2005 Time: 10:31:08Net name: 7\\L2ADDR14Show Latest Waveform = YES6.0008.00010.000Probe 1:U20.J13Probe 3:U21.48Probe 5:U22.48
注:U20.J13(MPC755)为驱动端,U21.48和U22.48(GVT71128)为接收端。
图2- 5 L2 Cache地址线“L2ADDR14”的PCB走线及仿真波形
6
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.0004.000Voltage -V-3.0002.0001.0000.000-1.000-2.000-3.0000.0002.0004.000Time (ns)Date: Wednesday Feb. 16, 2005 Time: 11:20:28Net name: 7\\L2DATA23Show Latest Waveform = YES6.0008.00010.000Probe 1:U20.P18Probe 3:U22.29
注:U20.P18(MPC755)为驱动端,U22.29(GVT71128)为接收端。
图2- 6 L2 Cache数据线“L2DATA23”的PCB走线及仿真波形
1.5 Memory总线信号完整性分析
设计线宽5mil,阻抗51.3ohm。
1.5.1 Memory总线时钟信号
Memory总线时钟信号由MPC107给出。MPC107提供4个时钟信号:SDRAM_CLK(0:3),这些时钟信号能驱动一个或更多的器件。MPC107可以通过数字锁相环(DLL)来控制这些时钟信号,DLL能用于调整时钟和控制及数据信号的相位关系。时钟相位调整可用来对重负载的Memory总线提供补偿,或者用来补偿不能满足MPC107的Memory总线时序关系的SDRAM器件。通常的调整方法是调整MPC107的外部时钟反馈线(SDRAM_SYNC_OUT到SDRAM_SYNC_IN)的长度。
图2-7展示了不同长度反馈线对时钟信号相位关系的影响。
图2- 7 SDRAM时钟反馈线长度对时钟相位的影响
7
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
注:sys_logic_clk是MPC107的内核时钟,等价于SDRAM_SYNC_IN。 设计Memory时钟反馈线长度与SDRAM芯片的时钟线等长,同时由于反馈线和时钟线都是只有一个负载,所以MPC107内部Memory控制逻辑时钟和SDRAM接收时钟相位基本相同。
1.5.2 Memory总线信号时序关系验证
根据整板的层叠结构图以及信号线的宽度,得到Memory总线信号线的一些参数如表2-2所示。
类型 时钟线 控制和数据线
线宽 8mil 5mil
阻抗(Z0) 电感(L0) 电容(C0) 传播延时 40.8Ω 51.3Ω
7.14nH/in4.29pF/in 175ps/in 8.98nH/in3.41pF/in 175ps/in
表2- 1 Memory总线信号线物理参数
容性负载对传播延时有影响,负载单位长度等效电容为
Cd=(2.1)
N0∗CL
length
其中N0为负载个数,CL为单个负载电容。 那么线上实际的传播延时计算公式为:
t′pd=tpd1+
CdC0
ns/length
(2.2)
各Memory信号的延时如表2-3所示,其中“最短长度”是同一个网络上距离MPC107最近的负载与MPC107上相应点的布线距离,“最长长度”是距MPC107最远的负载与MPC107上相应点的布线距离。
表2-3不包括时钟信号,SDRAM_CLK(0:3)的布线长度以及SDRAM_SYNC_OUT到SDRAM_SYNC_IN的布线长度都为2inch,等长,不影响Memory信号的时序分析。
8
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
信号名称 总负载电容 最短长度 最长长度 最短延时 最长延时
(pF)
SDRAS SDCAS CS0 WE SDMA0 SDMA1 SDMA2 SDMA3 SDMA4 SDMA5 SDMA6 SDMA7 SDMA8 SDMA9 SDMA10 SDMA11 SDMA12 DQM0 DQM1 DQM2 DQM3 DQM4 DQM5 DQM6 DQM7 MD[0:63] PAR[0:7]
21.60 21.60 21.60 29.90 27.90 27.90 27.90 27.90 27.90 27.90 27.90 27.90 27.90 27.90 30.00 30.00 30.00 8.12 4.44 4.06 4.44 4.06 4.44 4.06 4.44 10.00 10.40
(inch) 2.70 2.80 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.00 2.10 2.50 2.30 2.40 2.20 2.30 2.20 2.30 2.80 3.10
(inch) 4.90 5.00 3.70 5.00 4.70 4.90 5.00 5.00 5.00 5.00 5.00 5.00 5.20 5.10 5.00 5.20 5.10 3.20 2.50 2.30 2.40 2.20 2.30 2.20 2.30 6.70 4.50
(ps) 715 738 576 580 579 572 569 569 569 569 569 569 561 5 581 574 577 485 539 496 521 478 504 478 504 588 703
(ps) 1298 1318 1066 1451 1361 1401 1422 1422 1422 1422 1422 1422 1459 1439 1454 1493 1472 739 539 496 521 478 504 478 504 1407 1021
表2- 2 Memory总线信号延时计算
9
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
表中,最短飞行时间为478ps,最长飞行时间为1493ps。 下面是100MHz频率下Memory信号的时间富裕量分析。 因素 周期时间
CLK上升沿到输出信号有效时间 时钟抖动 飞行时间
输入信号“建立时间” 输入信号“保持时间” 时间富裕量
最短飞行时间10000ps -5500ps -150ps -478ps -2000ps -1000ps 1872ps
表2- 3 Memory总线信号时序分析
可以看出,在最坏情况下,信号“建立时间”有857ps的富裕量,完全能满足Memory信号时序要求。因为MPC107的信号有效时间为5.5ns,所以信号“建立时间”和“保持时间”都能够满足要求。
最长飞行时间 10000ps -5500ps -150ps -1493ps -2000ps -1000ps 857ps
1.5.3 Memory总线信号仿真
Memory总线CLK信号采用源端阻抗匹配策略,提高信号质量,减小时钟信号反射。图2-8到图2-10列出了Memory的典型CLK信号、地址信号、数据信号、控制信号的PCB走线图以及在HyperLynx仿真软件的BoardSim工具下的仿真波形,MPC107和SDRAM芯片的IBIS模型均来自于芯片厂商(Motorola和Hynix)。
10
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx6.0005.0004.000Voltage -V-3.0002.0001.0000.000-1.000-2.000-3.0000.0004.0008.00012.000Time (ns)16.00020.000Probe 1:U5.D12Probe 5:U5.E13Date: Saturday Jan. 22, 2005 Time: 19:25:48Net name: $1I226\\$1I239\\SDRAM-SYNC-INShow Latest Waveform = YES
注:U5.D12(MPC107)为驱动端,U5.E13(MPC107)为接收端。
图2- 8 SDRAM时钟信号“SDRAM-SYNC-IN”仿真波形
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.0004.000Voltage -V-3.0002.0001.0000.000-1.000-2.000-3.0000.0004.0008.00012.000Time (ns)16.00020.000Probe 1:U5.E8Probe 3:U81.34Probe 5:U28.35Date: Wednesday Feb. 16, 2005 Time: 11:53:19Net name: $1I226\\MA9Show Latest Waveform = YES
注:U5.E8(MPC107)为驱动端,U28.35和U81.34(HY57V561620BT-H)为接收端。
图2- 9 SDRAM地址信号“MA9”仿真波形
11
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.0004.000Voltage -V-3.0002.0001.0000.000-1.000-2.000-3.0000.0004.0008.00012.000Time (ns)16.00020.000Probe 1:U5.J1Probe 3:U83.45Probe 5:U31.F3Date: Wednesday Feb. 16, 2005 Time: 12:14:11Net name: $1I226\\MD5Show Latest Waveform = YES
注:U5.J1(MPC107)为驱动端,U31.F3(28F128J3A)和U83.45(HY57V561620BT-H)为接收端。
图2- 10 SDRAM数据信号“MD5”仿真波形
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.0004.000Voltage -V-3.0002.0001.0000.000-1.000-2.000-3.0000.0004.0008.00012.000Time (ns)16.00020.000Probe 1:U5.E6Probe 3:U83.19Probe 5:U82.19Date: Wednesday Feb. 16, 2005 Time: 12:18:19Net name: $1I226\\CS#Show Latest Waveform = YES
注:U5.E6(MPC107)为驱动端,U82.19和U83.19(HY57V561620BT-H)为接收端。
图2- 11 SDRAM控制信号“CS#”仿真波形
1.6 PCI总线信号完整性分析
板上有两条PCI总线:PCI0为32bit@33MHz,PCI1为bit@66MHz。 设计线宽5mil,特征阻抗为51.3ohm。
12
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
1.6.1 PCI总线时序参数
在PCI总线信号的电气特性上,不采用端接技术,而是利用信号的反射。采用经过仔细选择、相对弱的输出驱动器,部分地驱动信号线到期望的逻辑状态,一般情况下,驱动器仅驱动信号达到期望逻辑电压的一半。
当信号延PCB线向前传输并到达线的末端时,发生反射并且信号电压幅度加倍。在返回过程中再次通过每个设备,每个设备的输入就有了一个有效的逻辑电压。最后,返回到源端的波被驱动器内部的阻抗所吸收。利用这一方法,驱动器的尺寸和浪涌电流减半。注意信号反射发生在相邻的时钟上升沿之间,在时钟信号的上升沿每个设备的输入已经达到稳定状态。
图2-12给出了33M频率的PCI总线的一些时序参数。
图2- 12 高电平信号反射与加倍(33MHz)
有3个参数与PCI信号时序有关:
Tval(输出有效时间):设备总是在PCI时钟的上升沿开始驱动信号,Tval是时钟上升沿到信号有效输出的延时时间。驱动器必须保证其输出电压尽早稳定,从而保证在时钟的下一个上升沿接收端检测到有效的逻辑电平。33M的PCI信号的输出有效时间规定为最大11ns,66M下为6ns。
13
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
Tprop(传输延迟时间):信号从源端输出,传播到终端并反射(电压加倍)回源端所需时间。33M的PCI信号的传输延迟时间规定为最大10ns,66M下为5ns。
Tsu(建立时间):在时钟的下一个上升沿(所有接收设备采样其输入)之前,信号在所有输入上都必须稳定在最后状态所需的最短时间。33M的PCI总线的REQ#的建立时间是12ns,GNT#的建立时间是10ns,其它信号的建立时间是7ns;66M的PCI总线的REQ#和GNT#的建立时间是5ns,其它信号的建立时间是3ns。
Th(保持时间):信号在采样点(即时钟上升沿)后必须保持其当前逻辑状态的一段时间。PCI信号的保持时间规定为0ns。
1.6.2 PCI总线布线及时序关系验证
对于PCI总线信号的布线,主要考虑三点:传输线阻抗;布线拓扑结构;信号线长度。
(1)传输线阻抗。布线应满足PCI规范的阻抗要求,并且有较好的一致性。
(2)布线拓扑结构。采用菊花链式的布线拓扑较为理想,星型拓扑或混合拓扑结构由于信号分叉较多,信号质量不好。
(3)信号线长度。因为信号的Tval、Tsu等时间参数由芯片本身决定,在布线上能控制的时序参数只有Tprop。信号线的长度将决定Tprop是否满足要求。
表2-5列出了PCI总线信号(不包括时钟信号)与传输速度相关的数据。 速度 传输线 传输线
类型 电容 传播速度 PCI0 3.41pF/inch 175ps/inch33MHz
PCI1 3.41pF/inch 175ps/inch66MHz
最大 负载电容10pF×5 10pF×2
最大 信号长度 18.47inch (FRAME#) 6.32inch (AD26)
最大 飞行时间 8.658ns 3.072ns
注:单个PCI设备的输入电容取PCI规范规定的最大值10pF;PCI0(33MHz)总线上有6个PCI设备,故按5个负载计算电容;PCI1(66MHz)总线上有3个PCI设备,故按2个负载计算电容。
表2- 4 PCI总线信号时序分析
14
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
PCI0总线信号的最大飞行时间为8.658ns,小于PCI规范的传播延时最大10ns(33M频率)的,满足Tprop要求。
PCI1总线信号的最大飞行时间为3.072ns,小于PCI规范的传播延时最大5ns(66M频率)的,满足Tprop要求。
1.6.3 PCI总线信号仿真
同Memory信号的时钟一样,PCI时钟线也采用源端串联匹配。根据信号仿真结果,取33Ω的串联电阻。下面是一些典型时钟线、地址数据线和控制线的PCB走线情况和仿真结果。
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.000Voltage -V-4.0003.0002.0001.0000.000-1.000-2.000-3.0000.00010.00020.00030.000Time (ns)40.00050.000Probe 1:U5.N24Probe 3:U8.23Date: Wednesday Feb. 16, 2005 Time: 13:09:49Net name: 3\\W83_CLKShow Latest Waveform = YES
注:U5.N24(MPC107)为驱动端,U8.23(W83C553F)为接收端。
图2- 13 PCI时钟信号“W83_CLK”仿真波形
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.000Voltage -V-4.0003.0002.0001.0000.000-1.000-2.000-3.0000.00020.0040.0060.00Time (ns)80.00100.00Probe 1:U5.J25Probe 3:U23.97Probe 5:U41.48
Date: Wednesday Feb. 16, 2005 Time: 13:19:10Net name: 3\\AD16Show Latest Waveform = YES注:U5.J25(MPC107)为驱动端,U23.97(53C860)和U41.48(21143TD)为接收端。
图2- 14 PCI地址数据信号“AD16”仿真波形
15
http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友成功用户论文集
OSCILLOSCOPEDesign file: F1108.HYP Designer: nanBoardSim/LineSim, HyperLynx7.0006.0005.000Voltage -V-4.0003.0002.0001.0000.000-1.000-2.000-3.0000.00020.0040.0060.00Time (ns)80.00100.00Probe 1:U5.G20Probe 3:U48.W17Probe 5:U41.50Date: Wednesday Feb. 16, 2005 Time: 13:22:33Net name: 3\\FRAME#Show Latest Waveform = YES
注:U5.G20(MPC107)为驱动端,U41.50(21143TD)和U48.W17(CA91C142B)为接收端。
图2- 15 PCI控制信号“”仿真波形
2.7 总结
从上面的信号仿真波形就可以看出,通过设计合理的层叠结构、传输线阻抗、阻抗匹配以及布线拓扑结构,对于几百兆赫兹的信号而言一般都不会存在信号完整性问题。
因为传输线存在传输延迟,对高速信号,特别是总线信号而言,满足信号的时序关系是至关重要的。如果时序关系有问题,信号质量再好也没用。根据总线信号时序要求和芯片数据手册,事先要计算设计各种信号线的合理长度范围,PCB布局布线时以计算好的信号长度为依据,合理控制时钟线、控制信号线以及地址数据线的走线长度,PCB布线完成后最后再次计算验证时序关系是否满足。
信号完整性和满足时序关系是逻辑电路功能物理实现的必要保证。
16
因篇幅问题不能全部显示,请点此查看更多更全内容
Copyright © 2019- 517ttc.cn 版权所有 赣ICP备2024042791号-8
违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com
本站由北京市万商天勤律师事务所王兴未律师提供法律服务