您好,欢迎来到五一七教育网。
搜索
您的当前位置:首页实验五 时序电路测试(异步计数器)

实验五 时序电路测试(异步计数器)

来源:五一七教育网
《数字电子技术B》实验报告

班级: 姓名 学号:

实验五 时序电路测试(异步计数器)

一、 实验目的

1.掌握异步计数器的工作原理。

2.测试集成电路74LS73的逻辑功能。

二、 实验仪器及材料

DSG-5G3型数字电路实验箱

74LS73 双J-K触发器 2片 74LS00 二输入端四与非门 1片

三、 实验内容(如果有可能,附上仿真图)

1. 异步二进制计数器

(1).按图5.1接线。

(2). 由CP端输入单脉冲,测试并记录Q1〜Q4端状态及波形并记入表5.1。

(3)按图5.2接线,构成二进制减法计数器。

(4)由CP端输入单脉冲,测试Q1~Q4端状态并记入表5.2。

5.1 异步二进制加法计数器 CP 0 1 2 3 4 5 6 7 8 Q4 0 Q3 0 Q2 Q1 CP 0 0 Q4 Q3 1 0 Q2 0 Q1 1 9 10 11 12 13 14 15 16 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 0 0 0 0 1 0 0 0

5.2 异步二进制减法计数器 CP 0 1 Q4 0 Q3 0 Q2 Q1 CP 0 0 Q4 Q3 0 1 Q2 1 Q1 1 9 10 1 1 1 1 0 1 1 1 2 3 4 5 6 7 8

1 1 1 0 11 12 13 14 15 16 0 1 1 0 1 1 0 1 0 1 0 1 1 1 0 0 0 1 0 0 1 0 1 1 0 0 1 1 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 1 0 0 0

2.异步二—十进制加法计数器

Q QQ

19 1

1 5 1 5

2 6 6 2

图5.3

Q9 6

5 8

9

&4 &12

12&3 11

(1) 按图5.3接线,构成二-十进制加法计数器。 (2) 由CP端接下降沿单脉冲,测试Q1~Q4端状态并记入表5.3。 QA、QB、Qc、QD4个输出端分别接发光二极管显示,CP端接连续脉冲或单脉冲。 (3) 在CP端接连续脉冲,观察CP、QA、QB、Qc及QD的波形。 (4) 画出CP、QA、QB、Qc及QD的波形。

表5.3 异步二-十进制加法计数器

CP Q4 Q3 Q2 Q1 CP Q4 Q3 Q2 Q1 0 1 2 3 4 5

0 0 0 0 6 7 8 9 10 11 0 1 1 0 0 0 0 1 0 1 1 1 0 0 1 0 1 0 0 0 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 0 0 1 0 1 0 0 0 1 四、 总结或实验遇到的问题

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- 517ttc.cn 版权所有 赣ICP备2024042791号-8

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务