数字电路复习纲领
第 1、2 章
主要内容:
数字逻辑基础
·数字信号与数字电路的基本观点
·数制及不一样进制的互相变换
·二进制码
·基本逻辑运算
·逻辑函数及逻辑问题的描绘
·逻辑代数的基本定律及规则
·逻辑函数的化简
基本要求 :
认识数字信号的特色及表示方法。
掌握常用二——十、二——八、二——十六进制的变换。
掌握 8421BCD 码,认识格雷码,理解有权码和无权码。
掌握基本逻辑运算与、或、非。
掌握逻辑问题的四种表达方法及其互相转变。 (真值表、表达式、逻辑图、卡诺图)
熟习常用逻辑代数的基本定律及规则, 熟习逻辑函数表达式的变换, 熟习逻辑函数的代数化简法。
掌握逻辑函数的卡诺图化简法,理解最小项,会利用没关项。 (熟习卡诺图化简的几个原则)。
出题方式:填空、化简运算( 含卡诺图 )
第3章 逻辑门
主要内容:
·半导体器件的开关特征 ·CMOS 逻辑门 ·TTL 逻辑门
·*逻辑门电路的主要参数
1 / 6
基本要求 :
·认识半导体器件的开关特征。
·认识COMS 反相器、 COMS 与非门、 COMS 或非门的构造和原理。
·认识BJT 三极管的开关特征。
·认识TTL 器件与 CMOS 器件在性能上的差异。
·掌握各样门(一般逻辑门、 OC 门、 TSL 门)的外特征及其应用。
·理解TTL 逻辑门电路的传输特征和各项技术参数,如输出高低电平
V OH、
VOL,开门电平 Von、关门电平 Voff、噪声容限等。
出题方式:填空、画波形(给定
vi,画 vO)
第 4 章 组合逻辑电路
主要内容:
·组合逻辑电路的剖析方法
·组合逻辑电路的设计方法
·*组合逻辑电路的竞争冒险
常用组合逻辑器件:(编码器( 74148 、47147 )、译码器(74139 、74138 及其应用、数据选择器( 74151 )、数值比较器( 7485 )及其应用、加法器的功能及其应用)
基本要求 :
·掌握用小规模逻辑器件构成的组合电路的剖析方法:依据逻辑图 ,列出逻辑表达式,再列出真值表,最后确立其功能。
·掌握用小规模逻辑器件构成的组合电路的设计方法:先列出真值表,再写出逻辑表达式,最后画出逻辑图。
编码器和译码器:掌握其定义和功能(能列出其功能表) ,掌握利用译码器实现逻辑函数的方法。注意划分非优先编码器和优先编码器的不一样。
数据选择器:掌握其定义和功能(能列出其功能表) ,掌握利用选择器器实现逻辑函数的方法, 认识选择器的扩展。 注意利用译码器和选择器实现函数的异同点。
数值比较器、加法器 :认识数值比较器的功能及应用; 掌握一位半加器和一位全加器的表达式和功能,认识其应用。
会阅读常用 MSI 组合器件功能表 ,会剖析和设计由组合逻辑功能零件构成的
2 / 6
)
电路。
出题方式: 组合电路的剖析与设计, MSI 组合器件的应用
第5章 触发器
主要内容:
·D、 JK、T、RS 触发器的逻辑功能及描绘方法。
·RS 锁存器、 D 锁存器、主从触发器、边缘触发器的电路构造及动作特色。
·*锁存器、触发器的主要参数及脉冲工作特征。
基本要求 :
理解电路构造和工作原理
要点掌握触发器的外特征:符号、功能表、特征方程
出题方式:填空、画波形(给定
vi,画 vO)
第 6 章 时序逻辑电路的剖析与设计
主要内容:
·时序逻辑电路的构造及特色。
·时序逻辑电路的逻辑功能的描绘方法。
·同步时序逻辑电路的逻辑功能的剖析方法。
·异步时序逻辑电路的逻辑功能的剖析方法。
·同步时序逻辑电路的逻辑功能的设计方法。
常用时序逻辑器件 :
·计数器(二进制、N 进制)的电路构成、功能及应用。
·存放器、移位存放器的电路构成、工作原理及应用。
基本要求 :
·认识时序逻辑电路的基本观点、构造及特色。
·理解驱动方程(即激励方程) ,输出方程和状态方程。
·掌握时序逻辑电路的逻辑功能的描绘方法: 方程(以上三种方程)、状态表、
状态图、时序图。
·掌握同步、异步、时序逻辑电路的剖析方法,注意异步电路中时钟的剖析。
·掌握同步时序电路的设计。
·正确理解常用时序逻辑器件的电路构成及工作原理。
3 / 6
·理解计数器中的同步、异步,加法计数、减法计数、可逆计数等观点。·掌握二进制计数器、8421BCD 码十进制计数器(二—十进制计数器) 、移
位存放器 74194 的逻辑功能及其应用。
·掌握MSI 器件的应用:如 74161 ,74290 设计 N 进制计数器的方法,掌握清零法和预置数法。
出题方式:时序电路的剖析、同步时序电路的设计
MSI 时序逻辑功能器件(如 74161 、74290 、 74194 )应用
第 7 章 半导体储存器及可编程逻辑器件
主要内容:
·ROM 的电路构造及工作原理。
·RAM 的电路构造、工作原理及储存容量的扩展。
·可编程逻辑器件及其基本构造。
·PAL、 GAL 的基本构造 (含 OLMC 及工作模式 )。
·CPLD 、FPGA 的构造、编程实现原理及应用。
基本要求 :
·认识半导体储存器的分类,
·掌握半导体储存器地址、字、位、储存容量等基本观点,会计算储存器的地址范围。
·掌握储存器的位数扩展和字数扩展。
出题方式:填空题、绘图等
第 8 章 脉冲波形的产生与变换
主要内容:
·多谐振荡器的构成及工作原理。
·单稳态触发器的工作原理及其应用。
·施密特触发器的工作原理及其应用。
·555 准时器的工作原理及其应用。
基本要求 :
单稳触发器 :定义,三个特色
认识 COMS 或非门构成的微分型单稳触发器的原理, 工作波形,
4 / 6
暂稳态宽度的计算。
熟习集成单稳 74121 的工作原理和触发方式,掌握单稳触发器
74121 的应用。
施密特触发器 :理解工作原理,输出波形,会推导回差电压,理解其传输特征,
认识施密特反相器的传输特征和输出波形; 掌握施密特触发器的应用:如幅度鉴识、多谐振荡器。
多谐振荡器 :认识其定义、特色(无稳态,只有两个暂稳态;不必触发信
号等) CMOS 反相器所构成的多谐振荡器的原理,输出波形,振荡周期的计算。(三因素法)
第 9 章 数模与模数变换器
主要内容:
·D/A 变换器的种类、工作原理及主要技术指标
·A/D 变换器的种类、工作原理及主要技术指标基本要求 :
D/A 变换器:掌握倒 T 型电阻网络的构造及工作原理,熟习 AD7533 集成 D/A 变换器的构造及应用。对双极性输出方式和 D/A 的技术指标暂不作要求。
A/D 变换器:掌握并行比较型 A/D 和双积分型 A/D 的构造及工作原理。 对逐次比较型 A/D 和 A/D 的技术指标暂不作要求。
说明: 1 棕色字体表示有关内容考试要求不高。
2 红色字体和黑体字是为了醒目起见。
常考题型:
一、选择填空
二、给定电路和输入波形,画输出波形
三、组合逻辑电路的剖析与设计
四、时序逻辑电路的剖析与设计
五、综合应用题
5 / 6
答疑:
地址:南 1 楼中 210 室
时间:考前 3 ~4 天,安排 3 个单元时间
6 / 6